Real-time channel emulator on FPGA for phase-array radios
dc.contributor.advisor | Ekman, Nils Torbjörn | |
dc.contributor.author | Cartfjord, Christian Arnes | |
dc.date.accessioned | 2019-12-18T15:00:41Z | |
dc.date.available | 2019-12-18T15:00:41Z | |
dc.date.issued | 2019 | |
dc.identifier.uri | http://hdl.handle.net/11250/2634031 | |
dc.description.abstract | Denne masteroppgaven undersøker mulighetene for å bygge en kanalemulator for «phased-array»-radioer fra flere Xilinx Zynq-7000 FPGA utviklingskort og Analog Devices AD9361 transivere. Strenge spesifikasjoner er også gitt. Oppgaven kaster lys på flere utfordringer ved å bygge et slikt system. Hovedutfordringene inkluderer inter-FPGA kommunikasjon, kalibrering av «front ends» og bedrensede FPGA-resurser. Et delvis fungerende system utvikles og forslag til hvordan de gjenværende problemene kan løses foreslås. | |
dc.language | eng | |
dc.publisher | NTNU | |
dc.title | Real-time channel emulator on FPGA for phase-array radios | |
dc.type | Master thesis |