Vis enkel innførsel

dc.contributor.advisorEkman, Nils Torbjörn
dc.contributor.authorCartfjord, Christian Arnes
dc.date.accessioned2019-12-18T15:00:41Z
dc.date.available2019-12-18T15:00:41Z
dc.date.issued2019
dc.identifier.urihttp://hdl.handle.net/11250/2634031
dc.description.abstractDenne masteroppgaven undersøker mulighetene for å bygge en kanalemulator for «phased-array»-radioer fra flere Xilinx Zynq-7000 FPGA utviklingskort og Analog Devices AD9361 transivere. Strenge spesifikasjoner er også gitt. Oppgaven kaster lys på flere utfordringer ved å bygge et slikt system. Hovedutfordringene inkluderer inter-FPGA kommunikasjon, kalibrering av «front ends» og bedrensede FPGA-resurser. Et delvis fungerende system utvikles og forslag til hvordan de gjenværende problemene kan løses foreslås.
dc.languageeng
dc.publisherNTNU
dc.titleReal-time channel emulator on FPGA for phase-array radios
dc.typeMaster thesis


Tilhørende fil(er)

Thumbnail
Thumbnail

Denne innførselen finnes i følgende samling(er)

Vis enkel innførsel