dc.contributor.advisor | Larsen, Bjørn B. | nb_NO |
dc.contributor.author | Nilssen, Rune Bergh | nb_NO |
dc.date.accessioned | 2014-12-19T13:46:07Z | |
dc.date.accessioned | 2015-12-22T11:44:39Z | |
dc.date.available | 2014-12-19T13:46:07Z | |
dc.date.available | 2015-12-22T11:44:39Z | |
dc.date.created | 2010-11-24 | nb_NO |
dc.date.issued | 2010 | nb_NO |
dc.identifier | 372102 | nb_NO |
dc.identifier.uri | http://hdl.handle.net/11250/2370106 | |
dc.description.abstract | Denne oppgaven er stilt av Aptina Norway AS og tar for seg utviklingen av et FPGA-basert system for emulering av output fra en A/D-omformer i en CMOS-bildesensor.Dette systemet er ment a benyttes til verisering av RTL-design til CMOS-bildesensorprodukter. Emulatoren bruker en tilnrming til normalfordelingen for aemulere foton-, rad- og kolonnesty, og kan kjre pa frekvenser opp til 124:81 MHz.Dette gjr at emulatoren kan behandle 60 bilder i sekundet med full HD-opplsning. Systemet lar brukeren bestemme opplsning, stytyper og eventueltstandardavvikene til rad- og kolonnestyen ved oppstart. Hastigheten bestemmes avfrekvensen pa klokken som patrykkes. Simuleringene og testene som er utfrt viserat emulatoren gir et resultat som er visuelt likt reell foton-, rad- og kolonnesty,men styfordelingene er noe kunstige og kan forarsake uventede artifakter i bildene. | nb_NO |
dc.language | nor | nb_NO |
dc.publisher | Institutt for elektronikk og telekommunikasjon | nb_NO |
dc.subject | ntnudaim:5411 | no_NO |
dc.title | Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold | nb_NO |
dc.title.alternative | The Development of an FPGA-based System for Emulation of the Output from an ADC in a CMOS Image Sensor | nb_NO |
dc.type | Master thesis | nb_NO |
dc.source.pagenumber | 103 | nb_NO |
dc.contributor.department | Norges teknisk-naturvitenskapelige universitet, Fakultet for informasjonsteknologi, matematikk og elektroteknikk, Institutt for elektronikk og telekommunikasjon | nb_NO |