Vis enkel innførsel

dc.contributor.advisorLarsen, Bjørn B.nb_NO
dc.contributor.authorNilssen, Rune Berghnb_NO
dc.date.accessioned2014-12-19T13:46:07Z
dc.date.accessioned2015-12-22T11:44:39Z
dc.date.available2014-12-19T13:46:07Z
dc.date.available2015-12-22T11:44:39Z
dc.date.created2010-11-24nb_NO
dc.date.issued2010nb_NO
dc.identifier372102nb_NO
dc.identifier.urihttp://hdl.handle.net/11250/2370106
dc.description.abstractDenne oppgaven er stilt av Aptina Norway AS og tar for seg utviklingen av et FPGA-basert system for emulering av output fra en A/D-omformer i en CMOS-bildesensor.Dette systemet er ment a benyttes til verisering av RTL-design til CMOS-bildesensorprodukter. Emulatoren bruker en tilnrming til normalfordelingen for aemulere foton-, rad- og kolonnesty, og kan kjre pa frekvenser opp til 124:81 MHz.Dette gjr at emulatoren kan behandle 60 bilder i sekundet med full HD-opplsning. Systemet lar brukeren bestemme opplsning, stytyper og eventueltstandardavvikene til rad- og kolonnestyen ved oppstart. Hastigheten bestemmes avfrekvensen pa klokken som patrykkes. Simuleringene og testene som er utfrt viserat emulatoren gir et resultat som er visuelt likt reell foton-, rad- og kolonnesty,men styfordelingene er noe kunstige og kan forarsake uventede artifakter i bildene.nb_NO
dc.languagenornb_NO
dc.publisherInstitutt for elektronikk og telekommunikasjonnb_NO
dc.subjectntnudaim:5411no_NO
dc.titleUtvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forholdnb_NO
dc.title.alternativeThe Development of an FPGA-based System for Emulation of the Output from an ADC in a CMOS Image Sensornb_NO
dc.typeMaster thesisnb_NO
dc.source.pagenumber103nb_NO
dc.contributor.departmentNorges teknisk-naturvitenskapelige universitet, Fakultet for informasjonsteknologi, matematikk og elektroteknikk, Institutt for elektronikk og telekommunikasjonnb_NO


Tilhørende fil(er)

Thumbnail
Thumbnail
Thumbnail

Denne innførselen finnes i følgende samling(er)

Vis enkel innførsel